$ 25.00 MXN Precio incluye IVA

Descripción

El CD4502 consta de seis inversores-buffers con salidas de 3 estados. Un "1" lógico en la entrada OUTPUT DISABLE produce un estado de alta impedancia en las seis salidas. Esta característica permite el busing común de las salidas, simplificando así el diseño del sistema. Un "1" lógico en la entrada INHIBIT intercambia las seis salidas al "0" lógico si la entrada de salidad disponible es un "0" lógico. Este dispositivo es capaz de conducir dos cargas TTL estándar, lo que equivale a seis veces el estándar IOL serie JEDEC "B"

  • Capacidad de unidad de salida de carga TTL
  • Salidas de 3 estados
  • Controles de salida deshabilitados
  • Control de inhibición
  • Corriente especificada a 20 V para el dispositivo HCC
  • Clasificación paramétricas 5 / 10 / 15 V
  • Corriente de entrada de 100 nA a 18 V y 25 °C para dispositivo HCC
  • Cumple todos los requisitos de la norma tentativa JEDEC, 3B
  • Aplicaciones: Industrial, automatización y control de procesos, procesado de Señal

Especificaciones

  • Tipo: CMOS
  • Familia lógica de CI: CD4500
  • Tipo lógica: NOR
  • Número de entradas: 2
  • Voltaje de alimentación mínima: 3 V
  • Voltaje de alimentación máxima: 18 V
  • Corriente de salida: 10 mA
  • Disipación de potencia Pd: 500 mW
  • Temperatura de trabajo mínima: -55 °C
  • Temperatura de trabajo máxima: 125 °C 
  • Rango de Producto: CD4500 Series
  • Encapsulado: DIP
  • Número de pines: 16

    Sustituto

    NTE4502B

    Documentación

    Nota: Circuito integrado sensible, tomar precauciones durante su manipulación como pulsera antiestática.

    Productos Relacionados

    Comentarios